Viabilidade de Desenvolvimento de um LNA para Redes Sem Fio Integrado em um Chip. Um estudo usando ferramentas de software livre e modelos preditivos.

Autores

  • Martín Elaskar LCSR-FCEFyN and GDEI-FAMAF, Universidad Nacional de Córdoba, Córdoba, Argentina
  • Pablo Alejandro Ferreyra LCSR-FCEFyN and GDEI-FAMAF, Universidad Nacional de Córdoba, Córdoba, Argentina
  • Lucas Heraldo Duarte LCSR-FCEFyN and GDEI-FAMAF, Universidad Nacional de Córdoba, Córdoba, Argentina
  • Leandro Marso LCSR-FCEFyN and GDEI-FAMAF, Universidad Nacional de Córdoba, Córdoba, Argentina
  • Alberto Fabián Gómez Departamento Ciencias Básicas, Universidad Nacional de Chilectio, La Rioja, Argentina

Palavras-chave:

Sem cabo

Resumo

As redes sem fios em circuitos integrados permitem resolver, entre outros, os problemas associados à utilização
de múltiplos cabos de interligação. O trabalho atual mostra que eles também são muito adequados para alcançar
características como escalabilidade de desempenho, confiabilidade e degradação gradual.
Este trabalho demonstra a viabilidade do desenvolvimento, através de ferramentas e modelos gratuitos,
de um dos módulos de radiofrequência necessários. Em particular, mostra-se que é possível atender ao conjunto de
requisitos básicos de um amplificador de baixo ruído para essas microredes sem fio. Mostra-se também que os
modelos preditivos disponíveis gratuitamente permitem estender as frequências de operação e antecipar requisitos
futuros ainda mais exigentes. Como consequência, essas microredes sem fio estão surgindo como uma peça
construtiva fundamental no desenvolvimento de futuros sistemas críticos, como arquiteturas segmentadas,
carros autônomos e equipamentos biomédicos autônomos.

Downloads

Os dados de download ainda não estão disponíveis.

Biografia do Autor

  • Pablo Alejandro Ferreyra, LCSR-FCEFyN and GDEI-FAMAF, Universidad Nacional de Córdoba, Córdoba, Argentina

    Profesor Titular de la Facultad de Ciencias Exactas, Fisicas y Naturales de la Universidad Nacional de Cordoba, Argentina.

    Experiencias en desarrollos aero espaciales de mas de 25 años.

Referências

[1] Asharani, M. and Nagabhushan, M. (2018). “A 2.4ghz algorithmic design of cmos lna in 180nm technology”. pages 2579–2582.

[2] Barnell, M., Raymond, C., Capraro, C., Isereau, D., Cicotta, C., and Stokes, N. (2018). “High-performance computing (hpc) and machine learning demonstrated in flight using agile condor®”. In: 2018 IEEE

High Performance extreme Computing Conference (HPEC). pages 1–4.

[3] Bryant, R. E. and O’Hallaron, D. R. (2016). Computer Systems: A Programmers Perspective, Third Edition. Pearson, Madrid.

[4] efabless (2021a). “Mpw program”. Tomado de https://efabless. com/ (14/02/2022).

[5] efabless (2021b). “Mpw program”. Tomado de https://efabless. com/open_shuttle_program (14/04/2022).

[6] Lee, T. (2003). The Design of CMOS Radio-Frequency Integrated Circuits, Second Edition. Cambridge university press, .

[7] Martinez-Perez, A. D., Martinez-Martinez, P. A., Royo, G., Aznar, F., and Celma, S. (2020). “A new approach to the design of cmos inductorless common-gate low-noise amplifiers”. pages 1–4.

[8] Martínez-Pérez, A. D., Gimeno, C., Flandre, D., Aznar, F., Royo, G., and Sánchez-Azqueta, C. (2019). “Methodology for performance optimization in noise- and distortion-canceling lna”. pages 45–48.

[9] Matolak, D., Kodi, A., Kaya, S., Ditomaso, D., Laha, S., and Rayes, W. (2012). “Wireless networks-on-chips: architecture, wireless channel, and devices”. IEEE Wireless Communications, 19(5):58–65.

[10] Nengzhi, J., Jianwu, Z., Haili, X., Xiaoning, W., and Yulin, S. (2020). “Comparative research on high-speed networks of high performance computing cluster based on mpigraph”. In: 2020 IEEE 6th International Conference on Computer and Communications (ICCC). pages 579–583.

[11] NXP (2013). “Practical considerations for low noise amplifier design”. Tomado de https://www.nxp.com/docs/en/white-paper/RFLNAWP.pdf (13/06/2020).

[12] Pasricha, S. and Dutt, N. (2008). On-Chip Communication Architectures: System on Chip Interconnect: Volume. Morgan Kaufmann, .

[13] Poovendran, R., Billclinton., S., Darshan., R., Dinakar., R., and Fazil., M. (2019). “Design and analysis of a mesh-based adaptive wireless network-on chips architecture with irregular network routing”. In: 2019 IEEE International Conference on System, Computation, Automation and Networking (ICSCAN). pages 1–6.

[14] Skywater (2021). “Skywater”. Tomado de https : / / www .skywatertechnology.com/ (14/02/2022).

[15] Wang, Z., Feng, J., Xu, J., Chen, X., Zhang, J., Chen, S., and Liu, Y. (2021). “Hero: Pbit high-radix optical switch based on integrated silicon photonics for data center”. IEEE Transactions on Computer Aided Design of Integrated Circuits and Systems, pages 1–1.

[16] Wikipedia (2021). “Optical interconnect”. Tomado de https://en.wikipedia.org/wiki/Optical_interconnect (07/02/2021).

[17] Zhang, W., Hou, L., Zuo, L., Peng, Z., and Wu, W. (2010). “A network on chip architecture and performance evaluation”. In: 2010 Second International Conference on Networks Security, Wireless Communications and Trusted Computing, volume 1. pages 370–373.

[18] Zhao, D., Wang, Y., Wu, H., and T.Kikkawa (2015). “I(Re)2-WiNoC: Exploring scalable wireless on-chip micronetworks for heterogeneous embedded many-core SoCs”. Digital Communications and Networks, 1(1):45–56.

Publicado

2022-12-30

Edição

Seção

Ingeniería y Tecnología

Como Citar

Viabilidade de Desenvolvimento de um LNA para Redes Sem Fio Integrado em um Chip. Um estudo usando ferramentas de software livre e modelos preditivos. (2022). Revista De La Facultad De Ciencias Exactas, Físicas Y Naturales, 9(2), 49-53. https://revistas.psi.unc.edu.ar/index.php/FCEFyN/article/view/36700